昨日,日本半导体制造商Rapidus在SEMICON Japan展会上宣布了其Raads解决方案的两项新进展。Raads的全称已从“Rapidus AI辅助设计解决方案”更新为“Rapidus AI-智能体设计解决方案”,以反映其在AI辅助芯片设计领域的进一步发展。
Raads解决方案包括两款基于LLM(大型语言模型)的EDA(电子设计自动化)工具:Raads生成器和Raads预测器。Raads生成器能够将设计师输入的半导体规格直接转换为RTL级别的源代码,而Raads预测器则利用这些源代码和Synopsys的设计约束来预测芯片的PPA(功耗、性能、面积)参数。Rapidus表示,通过集成Raads到现有的EDA流程中,开发者可以减少50%的设计时间并降低30%的设计成本。
展望未来,Rapidus计划在2026年进一步扩展Raads组合,增加导航器/指示器、管理器和优化器等工具,以进一步提升芯片设计的效率和准确性。这些工具的加入预计将为芯片设计领域带来革命性的变化,提高设计流程的自动化水平,降低成本,并加速产品上市时间。
